国際コンピュータサイエンステクノロジージャーナル(IJCST)アーカイブ - TechRepublic

国際コンピュータサイエンステクノロジージャーナル(IJCST)アーカイブ - TechRepublic

最新記事

  • LTEベースのセルラーネットワークにおけるセル間干渉調整のためのソフト周波数再利用

    モビリティ

    モビリティ

    LTEベースのセルラーネットワークにおけるセル間干渉調整のためのソフト周波数再利用

    3GPP(第三世代パートナーシッププロジェクト)のLTE(ロングタームエボリューション)では、1つの周波数を再利用する周波数計画によってユーザーに高帯域幅のサービスを提供することが目標とされていますが、このような周波数計画戦略は、特にセルエッジエリアに位置するユーザーにとって許容できないセル間干渉レベルにつながる可能性があります。本稿では、2つの手法、…

  • Comparison Between Various Types of Adder Topologies

    ハードウェア

    ハードウェア

    さまざまなタイプの加算器トポロジの比較

    加算器は、デジタル集積回路設計において最も広く使用されているデジタル部品の一つであり、デジタル信号処理(DSP)アプリケーションに不可欠な要素です。技術の進歩に伴い、研究者たちは高速性、低消費電力、省面積、あるいはそれらを組み合わせた加算器の設計に取り組んできました。…

  • EIRQ Methods to Provide a Cost-Efficient Solution for Private Searching in Cloud Computing
  • The Evolution of E-Commerce Towards Protection of Consumers

    開発者

    開発者

    消費者保護に向けた電子商取引の進化

    インターネットは、既存の経済を置き換え、再構築する製品やサービスのマーケティングのための新たなプラットフォームとして台頭するでしょう。組織構造に影響を与え、交渉における新たなスキル、新たな規制・法的枠組み、電子マネー、課税など、様々なものが必要になります。電子商取引の進化は、競争、流動性、そして…に深く根ざすでしょう。

  • FTL Based Carry Look Ahead Adder Design Using Floating Gates

    ハードウェア

    ハードウェア

    フローティングゲートを用いたFTLベースのキャリールックアヘッド加算器の設計

    低電圧・低消費電力の回路構造は、ほぼすべてのモバイル電子機器にとって重要な要素であり、これらの機器は一般的にアナログ回路が組み込まれた混合モード回路構造を備えています。多入力フローティングゲートMOSFETの再構成可能なロジックを用いて、1.1V動作の4ビット全加算器が設計されました。多入力フローティングゲート(MIFG)トランジスタは、機能向上の実現において期待されています。

  • Role of Management Information System (MIS) in Human Resource

    ハードウェア

    人事における経営情報システム(MIS)の役割

    今日の組織において、人材は企業にとって重要なリソースの一つとみなされています。人事機能におけるMISのトランザクション処理層は、出勤記録や給与計算といった定型業務を担っています。また、運用レベルの業務には、戦略層の基礎となる従業員記録の維持管理も含まれます。…

  • Design and Simulation of 8255 Programmable Peripheral Interface Adapter Using VHDL

    ハードウェア

    ハードウェア

    VHDL を使用した 8255 プログラマブル周辺機器インターフェースアダプタの設計とシミュレーション

    8255Aプログラマブル・ペリフェラル・インターフェース(PPI)は、周辺機器をマイクロコンピュータのシステムバスに接続するための汎用I/Oインターフェースを実装しています。コアの機能構成はVHDLコードで設計され、PPI 8255用の入力信号(テストベンチ)もVHDLコードで生成されています。シミュレーション結果は、3つの8ビット周辺ポート(ポート…)について検証されています。

Tagged: