国際計算工学研究ジャーナル(IJCER)アーカイブ - TechRepublic

国際計算工学研究ジャーナル(IJCER)アーカイブ - TechRepublic

最新記事

  • サービスとしてのソフトウェア(SaaS):セキュリティの問題と解決策

    安全

    ソフトウェア

    サービスとしてのソフトウェア(SaaS):セキュリティの問題と解決策

    クラウドコンピューティングは、分散コンピューティング環境においてますます普及しています。クラウド環境を利用したデータの保存と処理は、世界的なトレンドになりつつあります。SaaS(Software-as-a-Service)は、パブリック、プライベート、またはハイブリッドネットワークで提供される主要なクラウドモデルの一つです。著者は、SaaSが数多くのビジネスアプリケーションに与える影響について考察しています。

  • 双方向ルータとAXIバス用UVMテストベンチの再利用性

    ハードウェア

    ハードウェア

    双方向ルータとAXIバス用UVMテストベンチの再利用性

    設計の予測分析は、特定のI/O機能を確実に実行できるかどうかを保証するために、機能検証を通じて行われます。検証は、あらゆる設計プロセスにおいて主要なコストとなっています。大規模設計の検証においては、機能検証の近代化が不可欠なタスクとなっています。本稿では、双方向ネットワークオンチップの設計に焦点を当てています。

  • Verilog HDL を使用した高速アプリケーション向けプレフィックス加算器の設計とテスト

    ハードウェア

    ハードウェア

    Verilog HDL を使用した高速アプリケーション向けプレフィックス加算器の設計とテスト

    並列プレフィックス加算器は、2進加算において最も柔軟性が高く、広く用いられています。並列プレフィックス加算器はVLSI実装に最適です。過去数年間にわたり、面積、ファンアウト、ロジックの深さ、相互接続数を最適化することを目的とした、数多くの並列プレフィックス加算器構造が提案されてきました。本稿では、並列プレフィックス加算器を再設計するための新しいアプローチを紹介します。

  • VHDL を使用した 32 ビット符号付き/符号なし固定小数点の非復元平方根演算

    ハードウェア

    ハードウェア

    VHDL を使用した 32 ビット符号付き/符号なし固定小数点の非復元平方根演算

    パイプライン技術を用いたFPGAチップ上で平方根を設計する際に採用される一般的なアルゴリズムの長所と短所を分析した後、桁ごとの計算法に基づく提案アルゴリズムについて考察します。このアルゴリズムは、ModelSim SE 6.3f開発プラットフォーム上でVHDL言語を用いて実装され、シミュレーション結果から…

  • ドミノ CMOS NAND ゲートの低消費電力とノイズマージンの改善

    ハードウェア

    ハードウェア

    ドミノ CMOS NAND ゲートの低消費電力とノイズマージンの改善

    半導体技術の進歩に伴い、チップ密度と動作周波数が向上しているため、VLSI回路における消費電力は重要な検討課題となっています。消費電力の増加はパッケージコストの増加やデバイスのバッテリー寿命の短縮につながります。そのため、VLSI回路ではダイナミック・ノイズを低減することが不可欠となっています。

Tagged: